5 chipsatz, K8 to nb frequency [auto, K8 to nb link width [auto – Asus A8N32-SLI Deluxe Benutzerhandbuch

Seite 96: Sb to nb frequency [1000 mhz, Sb to nb link width [16 ↓ 16, Primary graphics adapter [pcie1->pci->pcie2, Data cache bg scrub [disabled

Advertising
background image

4-28

Kapitel 4: BIOS-Setup

4.4.5 Chipsatz

Im Chipsatz-Menü können Sie die erweiterten Chipsatzeinstellungen ändern.

Wählen Sie das gewünschte Element aus und drücken anschließend die

<Eingabetaste>, um das Untermenü anzeigen zu lassen.

V00.00 (C)Copyright 1985-2004, American Megatrends, Inc.

BIOS SETUP UTILITY

Advanced

Advanced Chipset Settings

WARNING: Setting wrong values in below sections
may cause system to malfunction.

K8 to NB Frequency

[Auto]

K8 to NB LinkWidth

[Auto]

SB to NB Frequency

[1000 MHz]

SB to NB LinkWidth

[16

16 ]

Primary Graphics Adapter

[PciE1->PCI->PciE2]

→← Select

Screen

↑↓ Select

Item

+-

Change

Field

Tab Select

Field

F1

General

Help

F10 Save

and

Exit

ESC Exit

LDT (K8) to C51G (NB)
frequency selection.

K8 to NB Frequency [Auto]

Hier können Sie die Chipfrequenz von CPU zu Northbridge festlegen.

Konfi gurationsoptionen: [Auto] [200 MHz] [400 MHz] [600 MHz] [800

MHz] [1000 MHz] [1200 MHz] [1400 MHz] [1600 MHz]

K8 to NB Link Width [Auto]

Hier können Sie die Verbindungsbreite von CPU zu Northbridge festlegen.

Konfi gurationsoptionen: [Auto] [8 ↓ 8 ↑] [16 ↓ 16 ↑]

SB to NB Frequency [1000 MHz]

Hier können Sie die Frequenz von Southbridge zu Northbridge festlegen.

Konfi gurationsoptionen: [Auto] [200 MHz] [400 MHz] [600 MHz] [800

MHz] [1000 MHz] [1200 MHz] [1400 MHz] [1600 MHz]

SB to NB Link Width [16

16]

Hier können Sie die Verbindungsbreite von Southbridge zu Northbridge

festlegen. Konfi gurationsoptionen: [[4 ↓ 4 ↑]] [8 ↓ 8 ↑] [16 ↓ 16 ↑]

Primary Graphics Adapter [PciE1->PCI->PciE2]

Hier können Sie den primären Grafi kadapter festlegen.

Konfi gurationsoptionen: [PciE2->PCI->PciE1] [PciE1->PCI->PciE2]

Data Cache BG Scrub [Disabled]

Deaktiviert oder stellt ein, inwiefern der L1 Data Cache RAM im Leerlauf

korrigiert wird. Konfi gurationsoptionen: [Disabled] [40ns] [80ns] [160ns]

[320ns] [640ns] [1.28us] [2.56us] [5.12us] [10.2us] [20.5us] [41.0us]

[81.9us] [163.8us] [327.7us] [655.4us] [1.31ms] [2.62ms] [5.24ms]

[10.49ms] [20.97ms] [42.00ms] [84.00ms]

Advertising