2 chipset – Asus P5QL/EPU Benutzerhandbuch

Seite 53

Advertising
background image

ASUS P5QL/EPU

2-15

Das folgende Element wird nur angezeigt, wenn ein Intel

®

Pentium

®

4 oder neuerer

Prozessor mit Enhanced Intel SpeedStep

®

Technology (EIST)-Unterstützung installiert ist.

Intel(R) SpeedStep(TM) Tech [Enabled]

Hier können Sie die Enhanced Intel

®

SpeedStep

®

-Technologie einstellen. Mit [Enabled]

können Sie in den Energieeinstellungen des Betriebssystem die EIST-Funktion

aktivieren. Wählen Sie [Disabled], wenn Sie die EIST-Funktion nicht nutzen wollen.

Konfigurationsoptionen: [Enabled] [Disabled]

Intel(R) C-STATE Tech [Enabled]

Hier können Sie die Intel® C-STATE-Technologie aktivieren/deaktivieren. wenn aktiviert, ist

der CPU-Leerlauf auf C2/C3/C4 eingestellt. Konfigurationsoptionen: [Disabled] [Enabled]

2.5.2

Chipset

Im Chipsatz-Menü können Sie die erweiterten Chipsatzeinstellungen ändern. Wählen Sie

das gewünschte Element aus und drücken Sie anschließend die <Eingabetaste>, um das

Untermenü anzeigen zu lassen.

North Bridge Configuration
Memory Remap Feature [Enabled]

Hier können Sie die Neuzuordnung des den Gesamtarbeitsspeicher überlappenden PCI-

Speichers aktivieren/deaktivieren. Aktivieren Sie diese Option nur, wenn Sie ein 64-Bit-

Betriebssystem installieren wollen. Konfigurationsoptionen: [Disabled] [Enabled]

Memory Hole [Disabled]

Hier können Sie Neuaufteilung des Speichers von Software rund um den reservierten

Speicherbereich einstellen. Konfigurationsoptionen: [Disabled] [15MB-16MB]

DRAM Timing Control [Auto]

Hier können Sie die DRAM-Timing-Kontrolle konfigurieren. Konfigurationsoptionen: [Auto]

[Manual]

Execute-Disable Bit Capability [Enabled]

Hier können Sie die No-Execution Page Protection-Technologie aktivieren oder deaktivieren.

Die Einstellung [Disabled] zwingt den XD-Funktionsbitschalter, immer zu NULL (0)

zurückzukehren. Konfigurationsoptionen: [Disabled] [Enabled]

Das folgende Element erscheint nur, wenn Sie das Element [DRAM Timing Control] auf

[Manual] eingestellt haben.

CAS# Latency [5 DRAM Clocks]

Steuert die Latenzzeit zwischen SDRAM-Lesebefehlen und der Zeit in der die Daten

normalerweise verfügbar werden. Konfigurationsoptionen: [3 DRAM Clock] [4 DRAM

Clocks] [5 DRAM Clocks] ~ [11 DRAM Clocks].

DRAM RAS# to CAS# Delay [5 DRAM Clocks]

Konfigurationsoptionen: [3 DRAM Clocks] [4 DRAM Clocks] ~ [18 DRAM Clocks].

DRAM RAS# Precharge [5 DRAM Clocks]

Konfigurationsoptionen: [3 DRAM Clocks] [4 DRAM Clocks] ~ [18 DRAM Clocks].

RAS# Activate to Precharge [15 DRAM Clocks]

Konfigurationsoptionen: [3 DRAM Clocks] [4 DRAM Clocks] ~ [34 DRAM Clocks].

Advertising