Glossar – HP PCIe-U320-SCSI-Hostbusadapter Benutzerhandbuch
Seite 49

Glossar
ANSI
American National Standards Institute
Arbitrate
Prozess der Auswahl eines L_Ports aus einer Gruppe von Ports, die alle
gleichzeitig auf den Arbitrated Loop zugreifen wollen.
Asynchronous
Information Pro-
tection
AIP. Der meiste Ultra320-Datenverkehr wird zwar synchron geschickt und ist
durch CRC geschützt, aber manche Informationen werden auch asynchron
versendet. AIP führt bei asynchronem Datenverkehr Fehlerprüfungen auf
CRC-Ebene durch und stellt so eine durchgehende Datenintegrität sicher.
Autonegotiation
Fähigkeit der Hardware, automatisch die richtige Übertragungsgeschwindigkeit
zu erkennen und sich entsprechend zu konfigurieren.
BER
Bit Error Rate. Maß für die Übertragungsgenauigkeit; Verhältnis zwischen
fehlerhaft empfangenen Bits zu den insgesamt übertragenen Bits.
Bit
Kleinste Dateneinheit, die ein Computer verarbeiten kann: einstellige Binärzahl
mit dem Wert 0 oder 1.
Bus
Gruppe von Signalleitungen, die der Übertragung von Informationen von einem
Teil eines Computersystems zu einem anderen dienen. Die Geräte werden über
Verbindungsstücke an den Bus angeschlossen.
Byte
Bündel von 8 Bits.
CPU
Central Processing Unit. Teil des Computers, der die Berechnungen durchführt.
CRC
Cyclic Redundancy Checking. Fehlerkorrekturcode, der einen numerischen
Wert für empfangene und übertragene Daten berechnet. Ist während der
Übertragung kein Fehler aufgetreten, ist der CRC-Wert bei den empfangenen
und übertragenen Daten identisch.
Datenstreaming
(Lesen und Schrei-
ben)
Minimiert den Datenübertragungs-Overhead, indem ein Ziel ein Datenstream
(LQ)-Paket schicken kann, an das sich mehrere Datenpakete anschließen.
Minimiert den Datenübertragungs-Overhead, weil das Ziel ein Datenstream
(LQ)-Paket schicken kann, an das sich mehrere Datenpakete anschließen.
DMA
Direct Memory Access. Art und Weise, Daten von einem Speichergerät direkt in
den RAM zu verschieben, ohne CPU-Ressourcen in Anspruch nehmen zu müssen.
DMA Bus Master
Hier kann ein Peripheriegerät den Datenfluss zum und vom Systemspeicher
blockweise steuern, während der Prozessor die Daten byteweise steuert (PIO
bzw. Programmed I/O).
Domain Validation Bevor Daten gesendet werden, wird geprüft, ob die physische Verbindung die
ausgehandelte Übertragungsgeschwindigkeit unterstützt. Stellt das System fest,
dass Ultra320-Geschwindigkeiten nicht möglich sind, wird eine langsamere
Geschwindigkeit erzwungen.
Double Transition
Clocking
Erhöht die Datenleitungsfrequenz entsprechend der Frequenz des
Anforderungssignals, wodurch eine Erfassung am Anfang und am Ende des
Anforderungssignals möglich ist. Die Taktung kann so festgelegt werden, dass
die Kompatibilität mit älteren Geräten gewährleistet ist.
Empfänger
Letztendliches Ziel der Datenübertragung; ein Terminal-Gerät.
Benutzerhandbuch
49